快訊

憲訴法爭議 大法官蔡宗珍驚訝立法院代表說出「無異議等於棄權」

才傳登記結婚 李唯楓拋震撼彈!掰了3年女友

以AI為核心的異質整合技術革命:AI時代的硬體焦慮

圖片來源 : shutterstock、達志影像
圖片來源 : shutterstock、達志影像

※如欲轉載本文,請與北美智權報聯絡

李淑蓮╱北美智權報 編輯部

IEEE (INSTITUTE OF ELECTRICAL AND ELECTRONICS ENGINEERS,電機電子工程師學會) 的EPS (ELECTRONICS PACKAGING SOCIETY,電子封裝學會於2月舉行了「2025異質整合藍圖第8屆年會」[1]。在為期3天的年會中,來自產、學、研不同領域的專家針對先進封裝如何提升性能表現及降低能耗方面的議題發表了精闢的研究成果;很明顯的,AI成為了先進封裝的發展核心。在摩爾定律已走到盡頭的時候,為了達到AI訓練及運作的高性能需求,封裝技術的再精進似乎成了唯一選項。由賓州州立大學(PENN STATE UNIVERSITY)電機工程系系主任MADHAVAN SWAMINATHAN教授主導的CHIMES研究中心,正在積極探索異質整合在AI硬體上的應用與挑戰。CHIMES(CENTER FOR HETEROGENEOUS INTEGRATION OF MICRO ELECTRONIC SYSTEMS)由美國賓州州立大學主導,整合了來自喬治亞理工、UCLA、MIT等多所名校與產業夥伴,是JUMP 2.0計畫[2]的旗艦研究中心。

AI時代的硬體焦慮:軟體一直在進步,硬體能跟上嗎?

自從生成式AI (如ChatGPT) 橫空出世,人工智慧應用即進入爆炸性增長階段。但龐大的AI模型背後,是高達數千TFLOPS的運算力與龐大能耗支出。例如Nvidia使用4000個GPU的訓練模型,一個月耗即達10¹²焦耳,相當於全球年能量產量的十億分之一,如圖1所示。

圖1. 龐大的AI模型背後代表龐大能耗支出。 圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)
圖1. 龐大的AI模型背後代表龐大能耗支出。 圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)

在人工智慧應用以迅雷不及掩耳的速度席捲全球之際,其帶來的挑戰不容小覷。在眾人都關注AI軟體發展 (像機器學習ML技術) 的時候,硬體的難處也不容忽視。AI時代的硬體焦慮是:軟體一直在進步,硬體能跟上嗎?

傳統的摩爾定律(每兩年電晶體數量倍增)已逐漸放緩,單晶片的製程極限與成本已近天花板。因此,下一代AI硬體的發展,必須另闢蹊徑。AI的創新,不能只靠演算法與模型,硬體創新必須跟上,甚至領先。Swaminathan教授表示,當摩爾定律已不再是黃金定律時,異質整合正帶領我們走向摩爾的下一站。

圖2. AI時代的硬體焦慮是:軟體一直在進步,硬體能跟上嗎?資料來源:Shankar Krishnamoorthy, Synopsys, EE Times, 2024 (取自Madhavan Swaminathan教授簡報資料)。
圖2. AI時代的硬體焦慮是:軟體一直在進步,硬體能跟上嗎?資料來源:Shankar Krishnamoorthy, Synopsys, EE Times, 2024 (取自Madhavan Swaminathan教授簡報資料)。

為何異質整合會是AI硬體往前推進的答案?

異質整合(Heterogeneous Integration, HI)是將來自不同製程、功能、甚至材料的晶片組件(Chiplets),透過先進封裝技術整合在同一系統上 (像是SoC系統單晶片、SiP系統單封裝)。這種方式大幅提升彈性、降低成本,並有助於延續摩爾定律。

當AI模型日益龐大,訓練與推論需求導致系統必須具備高運算力、低延遲與極高的能源效率。傳統的單一晶片系統面臨面積、成本與散熱的極限,難以再單獨應對AI應用的高要求。異質整合透過多晶粒(chiplets)方式,將不同功能與製程的晶片模組化整合,讓設計更彈性、成本更低、效能更高,成為突破技術瓶頸的可行之道。

Swaminathan教授指出,異質整合的優勢有很多,主要包括以下幾項:

  • 縮短開發時間:可重複使用成熟節點的模組化晶片。
  • 提高良率與降低成本:小面積晶粒較易達成高良率。
  • 提升性能與擴充性:可整合多種高速運算與記憶體模組,創造龐大的資料吞吐量。

圖3. CHIMES於2025 HIR年會報告中展示了一套超大規模的AI晶片系統 ;圖片來源:Sungkyu Lim (GT) & Puneet Gupta (UCLA) – CHIMES(取自Madhavan Swaminathan教授簡報資料)。
圖3. CHIMES於2025 HIR年會報告中展示了一套超大規模的AI晶片系統 ;圖片來源:Sungkyu Lim (GT) & Puneet Gupta (UCLA) – CHIMES(取自Madhavan Swaminathan教授簡報資料)。

CHIMES計畫:將HI引入AI應用主舞台

CHIMES於2025年HIR年會報告中展示了一套超大規模的AI晶片系統 (如圖3所示),結構成分如下:

  • 晶片模組數量:超過175個Chiplets
  • 基板面積:高達50,000 mm²
  • 總功耗:9KW
  • 模組組成:CPU + GPU + HBM記憶體(高頻寬記憶體)

從系統結構來看,此AI晶片系統不僅多功且高效,然而,在執行上,至少面臨3大挑戰。

(1)挑戰1:高功率如何穩定供電?

要驅動高達幾千瓦的AI晶片系統,需要極高效率的電源架構。CHIMES提出封裝內整合電壓轉換器(Packaged IVR),可實現以下目標:

  • 電流密度超過4A/mm²
  • 功率轉換效率超過90%
  • 使用GaN元件進行高頻(3-10MHz)零損耗切換(ZVS)

圖4.CHIMES目標的高效率電源架構; 圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)
圖4.CHIMES目標的高效率電源架構; 圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)

(2) 挑戰2:散熱 — 不能讓AI燒掉自己

AI晶片密度高,散熱壓力巨大。CHIMES發展出以下解方:

  • AlN高導熱散熱塗層:晶粒間隙填充可導熱材料,提升熱擴散效率。
  • 蒸發式冷卻與微流體通道:直接導入晶粒背面,解決超過30kW/cm²的熱通量。
  • 內嵌冷卻晶片:將冷卻結構嵌入晶片與基板之間,提升本體熱控能力。

圖5.CHIMES為高密度AI晶片發展出解方; 圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)
圖5.CHIMES為高密度AI晶片發展出解方; 圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)

(3) 挑戰3:如何快速設計如此複雜的系統?

面對橫跨50,000mm²的系統封裝,傳統EDA設計工具顯得力不從心。CHIMES提出:

  • 跨層級自動化設計平台:整合電路、熱控、封裝與可靠性考量。
  • 全新驗證與簽核流程:支援M3D(Monolithic 3D)架構的設計與整合。

圖6.CHIMES為大型系統封裝提出解方 (目標);圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)
圖6.CHIMES為大型系統封裝提出解方 (目標);圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)

下一站:光子整合與RF晶片

由於未來資料傳輸將無法只靠電訊號,CHIMES正投入3D光波導(Photonic Waveguides)與矽光子(Si-PIC)的開發。透過玻璃基板整合雷射雕刻波導路徑,有望實現:高頻寬、低功耗的晶片間溝通;以及數據中心級的內部光通訊模組。

圖7. 用於基板資料傳輸的 3D 整合波導;圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)
圖7. 用於基板資料傳輸的 3D 整合波導;圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)

HI不只是技術,更是AI時代的基礎建設

Swaminathan教授表示,CHIMES計畫不僅代表前瞻技術,更揭示一個趨勢:AI的創新,不能只靠演算法與模型,硬體創新必須跟上,甚至領先。從多晶粒封裝、熱管理、電源轉換到光子傳輸,異質整合技術正在構築AI時代的基礎建設。當Moore’s Law 已不再是黃金定律,HI正帶領我們走向摩爾的下一站

圖8. AI的創新,不能只靠演算法與模型,硬體創新必須跟上,甚至領先;圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)
圖8. AI的創新,不能只靠演算法與模型,硬體創新必須跟上,甚至領先;圖片來源:“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.(Madhavan Swaminathan教授簡報資料)

備註:

[1] 2025 Heterogeneous Integration Roadmap (HIR) 8th Annual Conference

[2] Joint University Microelectronics Program 2.0 (JUMP 2.0)

參考資料:

1.“Is Heterogeneous Integration (HI) ready for Artificial Intelligence (AI) ?”, Madhavan Swaminathan, Dept. Head of Electrical Engineering, William E. Leonhard Endowed Chair, and Director, CHIMES (an SRC JUMP 2.0 Center) of Pennsylvania State University; Emeritus Professor, ECE & MSE, Georgia Tech and Former Director, 3D Systems Packaging Research Center (PRC), Georgia Tech.

作者:李淑蓮
現任:北美智權報總編輯
學歷:文化大學新聞研究所
經歷:北美智權報主編

半導體科技雜誌(SST-Taiwan)總編輯

CompuTrade International總編輯

日本電波新聞 (Dempa Shinbun) 駐海外記者

日經亞洲電子雜誌 (台灣版) 編輯

延伸閱讀&電子報訂閱連結:

【詳細內容請見《北美智權報》378期;歡迎加入NAIPNews網站會員,或以系統訂閱《北美智權報》

延伸閱讀

馳諾瓦深耕產學合作!攜手大學培育電動車關鍵人才 2025智慧移動展將展現全系列AC/DC解決方案

AMD也受影響 美商務部證實超微MI308、輝達H20都列管制

輝達H20已降規為何還難逃美國管制?被DeepSeek嚇到 還與這事有關

震撼!輝達宣布認列55億美元費用 賣給中國的H20晶片遭美管制

相關新聞

川普關稅戰2.0:全球貿易再洗牌 台灣如何突圍? ─ 中經院院長連賢明深度解析

川普二次執政,一連串的措施、命令讓人目不暇給,政策的多變與對經濟影響的深遠,可謂比詭譎多變的景氣更加詭譎多變。過去3個多月以來,川普馬不停蹄的推動關稅政策,讓全球金融經濟陷入一片混亂[1]。近一、二年來,台灣對美國出口大幅攀升,占台灣總出口之比重超過2成,對美國出超金額達700億美元之多。川普的高額對等關稅將對台灣電子資訊業、半導體,乃至傳統產業,均帶來重大衝擊。 有鑑於此,中華經濟研究院於4月28日舉辦了「川普關稅風暴 智庫視角 X 政策對應」研討會,針對川普不斷推出的關稅政策,討論對台灣總體經濟、資通訊產業、傳統產業、中小企業之可能影響及因應,並進一步研析重要且未來會持續進行的台美談判策略。此外,此波美中貿易戰愈演愈烈,極可能造成兩敗俱傷,中國大陸經濟受到重大衝擊,台商該如何審慎布局、因應轉變,亦為會中討論焦點。

中經院副院長王健全深度解析 台灣應如何因應全球供應鏈再洗牌

隨普川普回歸白宮,全球貿易戰的風暴再起。在這場席捲全球的新一波關稅升級賽中,中華經濟研究院副院長王健全,以敏銳的國際視角與產業洞察,深入剖析川普政策背後的動機與結構性問題,並指出台灣應在此全球供應鏈重組關鍵期,未雨綢繆,謀定而後動。

台灣中小企業於風暴中前行 ─ 關稅衝擊下的挑戰與契機

2024年起,美中貿易局勢再度緊繃。面對川普式關稅政策捲土重來,台灣經濟的神經再次被牽動。台灣中小企業是否足以應對這場重壓?又將如何因應全球貿易規則重組所引發的深層變動?中華經濟研究院台灣經濟研究所所長黃勢璋日前於「川普關稅風暴 智庫視角 X 政策對應」研討會的專題演講中提出深刻見解,點出中小企業的結構本質、產業挑戰與未來機會。本文將整理與延伸其觀點,深入剖析台灣中小企業於變局中的角色與韌性。

川普2.0年代下的全球貿易新思維

在川普1.0的年代,跨國企業還能透過搬遷工廠規避美國的高額關稅,但第二次主政的川普,則是企圖以關稅作為重塑全球貿易秩序的工具,推動「美國優先」的單邊主義政策,試圖強化美國主導權、推動製造業回流並增加美國財政收入,這意味著過去企業常見的作法已經行不通,在川普2.0年代下,更應重新建立全球貿易的新思維。

企業迎戰新關稅:會計師教你如何合法享受節稅優惠

在全球地緣政治與貿易保護主義升溫之際,美國再度掀起新一波關稅政策風暴,不僅針對中國實施最高達245%的對等關稅,更廣泛調整對全球各國的進口稅率結構。這場變局牽動全球供應鏈重新布局的深層動能,對以出口導向為核心的台灣企業而言,無異於一場生存壓力測試。KPMG會計師表示,為了因應美國最新的關稅政策,企業不妨可以利用進口完稅價格的「首次銷售」(FIRST SALE)。首次銷售是一項降低美國進口完稅價格的成熟方案,美國進口人透過申報首次銷售價格,可以顯著降低進口稅費成本。

公私協作啟動智慧引擎 AI應用與資料治理佈局探究 — 2025 Deloitte E & A Summit-2

勤業眾信《2025 Deloitte Ecosystems & Alliances Summit》 (E&A Summit)於4月16日 進入第二天,活動嘉賓陣容包括衛生福利部資訊處處長李建璋、華碩雲端暨台智雲總經理吳漢章、叡揚資訊董事長張培鏞、高通通訊科技業務總監呂承翰、聯華電子資深副總經理吳宗賢、友達數位執行副總經理趙新民、中國信託副總經理宋政隆、國泰金融協理顏勝豪,以及凱基金融協理鄒政倫。

商品推薦

udn討論區

0 則留言
規範
  • 張貼文章或下標籤,不得有違法或侵害他人權益之言論,違者應自負法律責任。
  • 對於明知不實或過度情緒謾罵之言論,經網友檢舉或本網站發現,聯合新聞網有權逕予刪除文章、停權或解除會員資格。不同意上述規範者,請勿張貼文章。
  • 對於無意義、與本文無關、明知不實、謾罵之標籤,聯合新聞網有權逕予刪除標籤、停權或解除會員資格。不同意上述規範者,請勿下標籤。
  • 凡「暱稱」涉及謾罵、髒話穢言、侵害他人權利,聯合新聞網有權逕予刪除發言文章、停權或解除會員資格。不同意上述規範者,請勿張貼文章。